連載*SPICE実用電子回路講座(第3回)
公開:2005年4月9日
トランジスタ技術 2005年5月号
連載 SPICE実用電子回路講座 第3回
関連データなど
TR0505S
トランジスタ技術編集部
CQ出版(株)
==================================== ダウンロード・サービスご利用者各位 ==================================== 毎度,小誌ご愛読を賜り,誠にありがとうございます. このたびはダウンロード・サービスをご利用いただき,誠にありがとうござい ます.筆者のご厚意により,製作記事の関連プログラムをこのアーカイブに収録 しました. ================ 概要 ================ このアーカイブには,表題の記事の中で行ったシミュレーションのデータ・ファイルが収録されています. 詳しくは該当記事を参照してください. アーカイブは,LHA[(C)吉崎栄泰]によって圧縮されています. ================ 最低限必要なもの ================ シミュレーションの実行には,Orcad family release 9.2 Lite Editionが必要です. また,このプログラムが正常にインストールされており,正常に動作している必要があります. Orcad family release 9.2 Lite Editionは,CQ出版鰍フ書籍 「電子回路シミュレータPSpice入門編」 の付属CD-ROMに収録されています. ================ 動作確認 ================ プログラムは筆者の元で動作を確認済みです. ================ ファイルの内容 ================ tr0505s ├─fig3-10 │ ├─ua741_model2-SCHEMATIC1-Tran.mrk │ ├─ua741_model2-SCHEMATIC1-Tran.out │ ├─ua741_model2-SCHEMATIC1-Tran.prb │ ├─ua741_model2-SCHEMATIC1-Tran.sim │ ├─ua741_model2-SCHEMATIC1-Tran.sim.1OP │ ├─ua741_model2-SCHEMATIC1-Tran.sim.cir │ ├─ua741_model2-SCHEMATIC1-Tran.sim.mif │ ├─UA741_MODEL2-SCHEMATIC1.ALS │ ├─UA741_MODEL2-SCHEMATIC1.net │ ├─UA741_MODEL2.DBK │ ├─UA741_MODEL2.DSN │ └─uA741_model2.opj ├─fig3-1_3-3 │ ├─ua741_output_wave-SCHEMATIC1-Tran.dat │ ├─ua741_output_wave-SCHEMATIC1-Tran.mrk │ ├─ua741_output_wave-SCHEMATIC1-Tran.out │ ├─ua741_output_wave-SCHEMATIC1-Tran.prb │ ├─ua741_output_wave-SCHEMATIC1-Tran.sim │ ├─ua741_output_wave-SCHEMATIC1-Tran.sim.1OP │ ├─ua741_output_wave-SCHEMATIC1-Tran.sim.cir │ ├─ua741_output_wave-SCHEMATIC1-Tran.sim.mif │ ├─UA741_OUTPUT_WAVE-SCHEMATIC1.ALS │ ├─UA741_OUTPUT_WAVE-SCHEMATIC1.net │ ├─UA741_OUTPUT_WAVE.DBK │ ├─UA741_OUTPUT_WAVE.DSN │ └─uA741_output_wave.opj ├─fig3-4 │ ├─ua741_output_wave_varrl-SCHEMATIC1-Tran.dat │ ├─ua741_output_wave_varrl-SCHEMATIC1-Tran.mrk │ ├─ua741_output_wave_varrl-SCHEMATIC1-Tran.out │ ├─ua741_output_wave_varrl-SCHEMATIC1-Tran.prb │ ├─ua741_output_wave_varrl-SCHEMATIC1-Tran.sim │ ├─ua741_output_wave_varrl-SCHEMATIC1-Tran.sim.1OP │ ├─ua741_output_wave_varrl-SCHEMATIC1-Tran.sim.cir │ ├─ua741_output_wave_varrl-SCHEMATIC1-Tran.sim.mif │ ├─UA741_OUTPUT_WAVE_VARRL-SCHEMATIC1.ALS │ ├─UA741_OUTPUT_WAVE_VARRL-SCHEMATIC1.net │ ├─UA741_OUTPUT_WAVE_VARRL.DBK │ ├─UA741_OUTPUT_WAVE_VARRL.DSN │ └─uA741_OUTPUT_WAVE_VarRL.opj ├─fig3-7 │ ├─ns-SCHEMATIC1-Tran.mrk │ ├─ns-SCHEMATIC1-Tran.out │ ├─ns-SCHEMATIC1-Tran.out.1 │ ├─ns-SCHEMATIC1-Tran.prb │ ├─ns-SCHEMATIC1-Tran.sim │ ├─ns-SCHEMATIC1-Tran.sim.1OP │ ├─ns-SCHEMATIC1-Tran.sim.cir │ ├─NS-SCHEMATIC1.ALS │ ├─NS-SCHEMATIC1.net │ ├─NS.DBK │ ├─NS.DSN │ └─NS.opj ├─fig3-8 │ ├─ua741_sr-SCHEMATIC1-Tran.mrk │ ├─ua741_sr-SCHEMATIC1-Tran.out │ ├─ua741_sr-SCHEMATIC1-Tran.prb │ ├─ua741_sr-SCHEMATIC1-Tran.sim │ ├─ua741_sr-SCHEMATIC1-Tran.sim.1OP │ ├─ua741_sr-SCHEMATIC1-Tran.sim.cir │ ├─ua741_sr-SCHEMATIC1-Tran.sim.mif │ ├─UA741_SR-SCHEMATIC1.ALS │ ├─UA741_SR-SCHEMATIC1.net │ ├─UA741_SR.DBK │ ├─UA741_SR.DSN │ └─uA741_SR.opj ├─fig3-9 │ ├─currentlimit_fet-SCHEMATIC1-DC.mrk │ ├─currentlimit_fet-SCHEMATIC1-DC.out │ ├─currentlimit_fet-SCHEMATIC1-DC.prb │ ├─currentlimit_fet-SCHEMATIC1-DC.sim │ ├─currentlimit_fet-SCHEMATIC1-DC.sim.cir │ ├─currentlimit_fet-SCHEMATIC1-DC.sim.mif │ ├─CURRENTLIMIT_FET-SCHEMATIC1.ALS │ ├─CURRENTLIMIT_FET-SCHEMATIC1.net │ ├─CURRENTLIMIT_FET.DBK │ ├─CURRENTLIMIT_FET.DSN │ └─CurrentLimit_FET.opj └─readme.txt ============= 著作権 ============= 収録したプログラム,データおよびドキュメントなどの著作権は,各著作権 者(すなわち筆者)にあります. Copyright 2005 by Toshiaki Enzaka ============ 免責 ============ (1)プログラムやデータの使用により,使用者に損失が生じたとしても,著作 権者とCQ出版(株)は,その責任を負いません. (2)プログラムやデータにバグや欠陥があったとしても,著作権者とCQ出版 (株)は,修正や改良の義務を負いません. --------------------------- 以上 ---------------------------------
連載*SPICE実用電子回路講座(第3回) (TR0505S.LZH) :3,177,976 (バイト)