Last Update 2022/07/27

fsの超低ジッタと高周波化を実現するPLLの作り方
アナログウェア No.12
5G時代の低ジッタ GHzシンセサイザ設計基礎

トランジスタ技術編集部 編
B5判 88ページ
【直接販売商品】
定価880円(税込)
2020年8月1日発行
好評発売中!
{取扱い商品-アナログウェア} アナログウェア No.12

特集
fsの超低ジッタと高周波化を実現するPLLの作り方
5G時代の低ジッタ GHzシンセサイザ設計基礎

目 次

fsの超低ジッタと高周波化を実現するPLLの作り方
5G時代の低ジッタ GHzシンセサイザ設計基礎

周波数が高くなるにつれて影響の大きい
第1章 高速通信に求められる低位相雑音化と低ジッタ化

高周波数で低ジッタのクロック信号を得るために
第2章 PLLによる周波数合成技術の基礎

LC共振回路のしくみから性能指数Qによる評価まで
第3章 低位相雑音/低ジッタ発振器の基礎

振動子のシミュレーションから10MHz VCXOの設計まで
第4章 水晶発振回路の設計方法

-170dBc/Hzの位相雑音で15fsの低ジッタを実現する
第5章 超低ジッタ高速水晶発振器の設計と評価

特設 メーカ直伝! 目的に合った性能の水晶振動子を入手する方法

コンデンサ/抵抗から部品配置までを最適化できれば一人前
まんが あなたの知らない! 水晶振動子の致命的トラブル

量産基板での発振トラブルを回避するために
第1章 水晶発振回路の回路マッチングとは

発振余裕度や周波数偏差などを改善する
第2章 回路マッチングの手順と方法